1 月 19 日消息,據 BusinessKorea 報道,三星電子正在加快 3D DRAM 的研究和開發,這家半導體巨頭已經開始加強相關團隊建設,比如招聘人員。

過去,DRAM 是通過將晶體管和電容器排在一個平面上生產的。然而,隨著 20 世紀 80 年代末 DRAM 容量超過 4 兆,提高 DRAM 的密度變得困難,使得重新排列電路和電容成為必然。當時,DRAM 行業分為“溝槽組”和“堆棧組”,前者選擇將電路和儲存器放在平面下,后者選擇將它們堆積在平面上。
日本的東芝和 NEC 以及美國的 IBM 更傾向于溝槽法,而三星電子則選擇堆疊法。當時,三星電子采用堆疊法是因為這是一種更容易制造 DRAM 和檢查生產過程中問題的方法。因此,三星電子可以建立一個半導體帝國,并在大約 30 年的時間里一直保持其在 DRAM 市場上的第一地位。
在堆疊法變得普遍之后,芯片制造商通過縮小單元尺寸或間距來提高 DRAM 的性能。然而,在有限的空間內增加單元的數量,他們遇到了物理限制。另一個問題是,如果電容器變得越來越薄,它們可能會坍塌。3D DRAM 的概念就是在這種背景下提出的,目前的 DRAM 可以被稱為 2D DRAM。
據報道,三星電子已經開始開發一種躺著堆疊單元的技術。這是與高帶寬內存(HBM)不同的概念,后者是通過將多個模具堆疊在一起產生的。
此外,三星電子還在考慮增加 DRAM 晶體管的柵極(電流門)和通道(電流路徑)之間的接觸面。這意味著三面接觸的 FinFet 技術和四面接觸的 Gate-all-around(GAA)技術可以用于 DRAM 生產。當柵極和通道之間的接觸面增加時,晶體管可以更精確地控制電流的流動。
美光科技和 SK 海力士也在考慮開發 3D DRAM。美光提交了一份與三星電子不同的 3D DRAM 的專利申請。美光公司的方法是在不鋪設單元的情況下改變晶體管和電容器的形狀。Applied Materials 和 Lam Research 等全球半導體設備制造商也開始開發與 3D DRAM 有關的解決方案。
然而,由于開發新材料的困難和物理限制,3D DRAM 的商業化還需要一些時間。業內人士預測,3D DRAM 將在 2025 年左右問世。